# به نام خدا



گزارشکار دستورکار شماره 2 ارائه دهندگان: زهره ابوعلی شمشیری امین جیت سازان

نام استاد: مهندس سید مجتبی موسوی

مدار تمام تفریق کننده تک بیتی: مداری است که شامل سه ورودی ( $Bin_{g}B_{g}$ ) و دو خروجی Bout,D است.این مدار دو عدد تک بیتی را با هم تفریق می کند.

## جدول درستی تمام تفریق کننده تک بیتی :

| Α | В | Bin | D  | Bout |
|---|---|-----|----|------|
|   |   |     |    |      |
| 0 | 0 | 0   | 0  | 0    |
| 0 | 0 | 1   | 1  | 1    |
| 0 | 1 | 0   | 1  | 1    |
| 0 | 1 | 1   | 90 | 1    |
| 1 | 0 | 0   | 1  | 0    |
| 1 | 0 | 1,0 | 0  | 0    |
| 1 | 1 | 0   | 0  | 0    |
| 1 | 1 | 1   | 1  | 1    |

D = A Xor B Xor Bin

Bout = not A And B Or (((not(A Xor B Xor)) And Bin)

مدار تمام جمع کننده تک بیتی: مداری است که شامل سه ورودی (دو عدد تک بیتی و یک carry S و S و carry input که برای دریافت و اعمال بیت S از مراحل قبل) و دو خروجی و Carry input است.به عبارتی تمام جمع کننده تک بیتی سه ورودی تک بیتی S و Coutput کرده و خروجی های S و Coutput را میدهد.در واقع این تمام تجمع کننده دو عدد تک بیتی را با هم جمع می کند.

### جدول درستی تمام جمع کننده تک بیتی:

| Α | В | Cin | S | Cout |
|---|---|-----|---|------|
|   |   |     |   |      |
| 0 | 0 | 0   | 0 | 0    |
| 0 | 0 | 1   | 1 | 0    |
| 0 | 1 | 0   | 1 | 0    |
| 0 | 1 | 1   | 0 | , 1  |
| 1 | 0 | 0   | 1 | 0    |
| 1 | 0 | 1   | 0 | 1    |
| 1 | 1 | 0   | 0 | 1    |
| 1 | 1 | 1   | 1 | 1    |

#### S = A Xor B Xor Cin

Cout = A and B Or (A Xor B and Cin)

## کد تمام جمع کننده تک بیتی:



تصویر 1- کد VHDL تمام جمع کننده تک بیتی

#### كد تمام جمع كننده 4 بيتى:

برای نوشتن کد تمام جمع کننده 4 بیتی باید ماژول تک بیتی را در قالب component به ماژول فعلی اضافه کنیم.



تصویر 2- کد VHDL تمام جمع کننده 4 بیتی

تفاوت library entity, architecture: library entity, architecture و توابع از کامپوننت ها و توابع از پیش تعریف شده است که برای طراحی مدار استفاده میشوندو بنابرین ما در بخش التخانه مورد نیاز خود را استفاده میکنیم.در بخش entity ورودی ها و خروجی های مدار مشخص میشوند.برای مثال در کد تصویر 2 ملکرد مدار ما هستند و s, cout ورودی های مدار را بیان میکنیم.در کد خروجی های ما هستند.در بخش architecture توابع یا عملکرد مدار را بیان میکنیم.در کد تصویر 2 در بخش architecture ماژول جمع کننده تک بیتی را در قالب کامپوننت به ماژول فعلی اضافه کردیم و از آن استفاده میکنیم و 4 جمع کننده تک بیتی ایجاد کرده و ورودی و خروجی های آنهارا با پورت مپ به ماژول اصلی جمع کننده تک بیتی متصل میکنیم.

مزیت ورودی چند بیتی نسبت به چند ورودی تک بیتی این است که با ورود دادن چند بیت به عنوان ورودی، ما میتوانیم اطلاعات بیشتر و دقیقتر را در همان زمان پردازش کنیم. همچنین استفاده از ورودی چند بیت باعث صرفهجوئی در فضای حافظه و هزینه سخت افزار می شود.

ترسیم مدار تفریق کننده 4 بیتی با استفاده از جمع کننده: برای رسم این مدار، ما ابتدا یک Switch تعریف میکنیم که Cin اولین جمع کننده ما نیز هست.سپس این سوئیچ را با میکنیم که نتیجه این ها مشخص میشود که عمل جمع صورت گیرد یا تفریق.



تصویر 3- شماتیک تفریق کننده جمع کننده 4 بیتی

کد تفریق کننده جمع کننده 4 بیتی: ابتدا کد ماژول جمع کننده تک بیتی را مینویسیم(تصویر 4) سپس یک ماژول دیگر برا تفریق کننده جمع کننده تک بیتی میسازیم و ماژول جمع کننده تک بیتی را در این ماژول استفاده میکنیم(با استفاده از component) سپس یک سوییچ مود تعریف می کنیم و آن را با xor b می کنیم (تصویر 5) سپس یک ماژول دیگر برای تفریق کننده جمع کننده 4 بیتی میسازیم و ماژول تفریق کننده جمع کننده تک بیتی را در آن استفاده می کنیم به گونه ای که به تعداد 4 تا در این ماژول استفاده و پورت مپ میکنیم(تصویر 6)



### تصویر 4- کد VHDL تمام جمع کننده تک بیتی

```
| Second Research Control | Second Research
```

# تصویر 5 – کد VHDL تفریق کننده جمع کننده تک بیتی

```
| Second | Process | Proce
```

تصویر 6 –کد VHDL تفریق کننده جمع کننده 4 بیتی